Les processeurs intégrés 10AS022C3U19E2SG
| Emballage:: | Plateau |
|---|---|
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
| Emballage / boîtier:: | UBGA-484 |
| Fabricant:: | Altera/Intel |
| Emballage:: | Plateau |
|---|---|
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
| Emballage / boîtier:: | UBGA-484 |
| Fabricant:: | Altera/Intel |
| Emballage:: | Plateau |
|---|---|
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
| Emballage / boîtier:: | UBGA-484 |
| Fabricant:: | Altera/Intel |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 250 |
| Nombre de blocs d'arrayés logiques - LAB:: | 500 |
| Emballage:: | Plateau |
|---|---|
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
| Emballage / boîtier:: | UBGA-484 |
| Fabricant:: | Altera/Intel |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | 0 C |
| Nombre d'E/O:: | 429 Dépôt et sortie |
| Nombre de blocs d'arrayés logiques - LAB:: | 4388 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 696 Dépôts et paiements |
| Nombre de blocs d'arrayés logiques - LAB:: | 234720 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 432 Dépôts et paiements |
| Nombre de blocs d'arrayés logiques - LAB:: | 234720 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 488 Dépôts |
| Nombre de blocs d'arrayés logiques - LAB:: | 14144 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | 0 C |
| Nombre d'E/O:: | 1170 I/O |
| Nombre de blocs d'arrayés logiques - LAB:: | 8970 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | 0 C |
| Nombre d'E/O:: | 552 Dépôt et sortie |
| Nombre de blocs d'arrayés logiques - LAB:: | 185000 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 840 R/S |
| Nombre de blocs d'arrayés logiques - LAB:: | 359200 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | 0 C |
| Nombre d'E/O:: | 696 Dépôts et paiements |
| Nombre de blocs d'arrayés logiques - LAB:: | 172600 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 976 Dépôt et sortie |
| Nombre de blocs d'arrayés logiques - LAB:: | 32522 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 564 R/S |
| Nombre de blocs d'arrayés logiques - LAB:: | 11648 |
| Catégorie de produit:: | FPGA - Réseau prédiffusé programmable de champ |
|---|---|
| Mode de montage:: | DSM/SMT |
| Température de fonctionnement minimum :: | - 40 C |
| Nombre d'E/O:: | 696 Dépôts et paiements |
| Nombre de blocs d'arrayés logiques - LAB:: | 172600 |