รายละเอียดสินค้า:
|
|
สถานที่กำเนิด: | อเมริกา |
---|---|
ชื่อแบรนด์: | Intel |
หมายเลขรุ่น: | EP4SGX70DF29I4G |
การชำระเงิน:
|
|
จำนวนสั่งซื้อขั้นต่ำ: | 50 ชิ้น |
ราคา: | RFQ |
รายละเอียดการบรรจุ: | ESD/สูญญากาศ/โฟม/กล่อง |
เวลาการส่งมอบ: | โดยทันที |
เงื่อนไขการชำระเงิน: | T / T, Western Union, escrow, Paypal, วีซ่า, MoneyGram |
สามารถในการผลิต: | อาร์เอฟคิว |
IC วงจรบูรณาการ EP4SGX70DF29I4G FBGA-780 Field Programmable Gate Array
ลักษณะ:
รายการต่อไปนี้สรุปลักษณะของครอบครัว Stratix IV:
■ สายรับข้อมูลแบบ Full-duplex CDR สูงสุด 48 เครื่องใน Stratix IV GX และ GT รองรับอัตราการส่งข้อมูลสูงสุด 8.5 Gbps และ 11.3 Gbps ตามลําดับ
■ วงจรพิเศษเพื่อรองรับฟังก์ชันชั้นฟิสิกอลสําหรับโปรโตคอลลําดับที่นิยม เช่น PCI Express (PCIe) (PIPE) Gen1 และ Gen2, Gbps Ethernet (GbE), Serial RapidIO, SONET/SDH, XAUI/HiGig,(OIF) CEI-6G, SD/HD/3G-SDI, ช่องไฟเบอร์, SFI-5, และ Interlaken
■ โซลูชั่นโปรโตคอล PCIe ครบถ้วนที่มีบล็อก IP แฮร์ด PCIe ที่นําไปใช้ในชั้น PHY-MAC, ชั้น Data Link และฟังก์ชันชั้น Transactionอ้างอิงไปยัง IP Compiler for PCI Express User Guide.
■ วงจรการกําหนดความสําคัญของตัวส่งและตัวรับที่สามารถเขียนโปรแกรมได้ เพื่อชําระค่าเสียที่ขึ้นอยู่กับความถี่ในสื่อฟิสิกอล
■ การใช้พลังงานแบบปกติของเครื่องเชื่อมต่อสื่อฟิสิกอล (PMA) 100 mW ในระยะเวลา 3.125 Gbps และ 135 mW ในระยะเวลา 6.375 Gbps ต่อช่อง
■ 72,600-813,050 LE เท่ากับต่อเครื่อง
■ ความจํา TriMatrix ที่พัฒนา 7,370 ถึง 33,294 Kb ประกอบด้วยขนาดแบล็อก RAM สามขนาด เพื่อนําความจํา dual-port และ FIFO buffers มาใช้จริง
■ บล็อกการประมวลผลสัญญาณดิจิตอลความเร็วสูง (DSP) สามารถตั้งค่าเป็นเครื่องคูณความแม่นยําเต็มขนาด 9 x 9 บิต, 12 x 12 บิต, 18 x 18 บิต และ 36 x 36 บิต ที่สูงสุด 600 MHz
■ มีนาฬิกาทั่วโลกสูงสุด 16 นาฬิกา (GCLK) นาฬิกาภูมิภาค 88 นาฬิกา (RCLK) และนาฬิกาด้านนอก 132 นาฬิกา (PCLK) ต่ออุปกรณ์
■ เทคโนโลยีพลังงานที่สามารถโปรแกรมได้ ที่ลดพลังงานให้ต่ําสุดในขณะที่ผลงานของอุปกรณ์สูงสุด
■ ปิน I/O ของผู้ใช้สูงสุด 1,120 ปิน จัดไว้ใน 24 แบงก์ I/O โมดูล ที่รองรับมาตรฐาน I/O ที่มีปลายเดียวและความแตกต่าง
■ การสนับสนุนอินเตอร์เฟซความจําภายนอกความเร็วสูง รวมถึง DDR, DDR2, DDR3 SDRAM, RLDRAM II, QDR II, และ QDR II + SRAM บนแบงก์ I/O โมดูลสูงสุด 24 ช่อง
■ การสนับสนุน I/O LVDS ความเร็วสูง ด้วยเครื่องทําการเรียงลําดับ/ทําการตัดลําดับ (SERDES), การปรับระยะแบบไดนามิก (DPA) และวงจร CDR แบบอ่อนนุ่ม ในอัตราการส่งข้อมูลสูงถึง 1.6 Gbps
■ การสนับสนุนมาตรฐานรถเมล์สิงคลอรอนกับแหล่ง, รวมถึง SGMII, GbE, SPI-4 Phase 2 (POS-PHY Level 4) SFI-4.1, XSBI, UTOPIA IV, NPSI และ CSIX-L1
■ ปินออตสําหรับอุปกรณ์ Stratix IV E ที่ออกแบบมาเพื่ออนุญาตการย้ายออกแบบจาก Stratix III ไปยัง Stratix IV E โดยมีผลกระทบ PCB อย่างน้อย
ตารางปารามิเตอร์:
คุณลักษณะสินค้า | ค่าประกอบ |
ผู้ผลิต: | ข้อมูล |
ประเภทสินค้า: | FPGA - แฟลด์โปรแกรม Gate Array |
โมดูลหลิกที่ปรับตัว - ALM: | 29040 ALM |
ความจําที่ฝัง: | 7.2 Mbit |
จํานวน I/O: | 372 I/O |
ความดันไฟฟ้า - นาที: | 950 mV |
ความดันไฟฟ้า - Max: | 950 mV |
อุณหภูมิการทํางานขั้นต่ํา: | - 40 C |
อุณหภูมิการทํางานสูงสุด | + 100 C |
อัตราการส่งข้อมูล: | 8.5 Gb/s |
จํานวนเครื่องรับส่ง: | 24 เครื่องรับสัญญาณ |
สไตล์การติดตั้ง: | SMD/SMT |
กล่อง / กระเป๋า: | FBGA-780 |
การบรรจุ: | ตะกร้า |
FAQ:
ไม่ต้องมี MOQ และถ้าคุณซื้อมากกว่านี้ คุณจะได้รับราคาที่ดีกว่า
คุณสามารถถามพนักงานของเราเพื่อใช้ตัวอย่างฟรี
เราให้บริการ: บัตรวีซ่า / มาสเตอร์การ์ด / โอนเงิน / วู / เอ็มจี / เพย์พอล เป็นต้น
เราให้บริการ: DHL/UPS/TNT/Fedex/EMS/Aramex/ePacket เป็นต้น
ระยะเวลาการรับประกันคุณภาพ: 12 เดือน
ผลิตภัณฑ์ทั้งหมดได้รับการทดสอบ ก่อนการจัดส่ง และปัญหาคุณภาพไม่สําคัญ
ใช่ เราให้บริการซื้อกันเดียว โปรดส่งรายการ Bom ของคุณ